PR

 「2013 Symposium on VLSI Circuits」(2013年6月12~14日、京都市)のSession 15「All Digital Phase-Locked Loops」では、近年ますます高速化が進む通信用途向けに、高速の完全デジタル・クロック発生器(all digital phase-locked loops:ADPLL)の低ジッタ化や高速起動を志向する最新技術が集まった。110fsのジッタ特性など業界トップクラスのデータが次々と示され、早朝のセッションながら多くの聴講者が集まってセッション後まで活発な議論が行われた。

この記事は有料会員限定です

日経クロステック有料会員になると…

専門雑誌7誌の記事が読み放題
注目テーマのデジタルムックが読める
雑誌PDFを月100pダウンロード

有料会員と登録会員の違い


日経クロステックからのお薦め

IT/電機/自動車/建設/不動産の編集記者を募集します

IT/電機/自動車/建設/不動産の編集記者を募集します

“特等席”から未来づくりの最前線を追う仕事です

あなたの専門知識や経験を生かして、「日経クロステック」の記事や書籍の企画、取材・執筆・編集を担う編集記者(正社員)にトライしませんか。編集の経験は問いません。コミュニケーション能力が高く、企画力や実行力があり、好奇心旺盛な方を求めています。

詳しい情報を見る

日経BPはエンジニアや企画・営業も募集中