高速シリアルIOデバイスのテストで、最も重要で効果的かつ最も困難なのが受信機のジッタ耐力テストである。テストの国際会議「ITC(International Test Conference)」では、早くも2002年のITC 2002において、ジッタ耐力テストに向けた高速テスト技術がアドバンテスト研究所と米Agere Systems社の共著論文として発表されている。タイトルは、「A New Method for Testing Jitter Tolerance of SerDes Devices Using Sinusoidal Jitter」(論文番号25.3)で、測定器と外部ループバックを組み合わるテスト手法である。
この記事は会員登録で続きをご覧いただけます
-
会員の方はこちら
ログイン -
登録するとマイページが使えます
今すぐ会員登録(無料)
日経クロステックからのお薦め
「デジタル&ソリューション」をキーワードに、多様な事業を展開しています。
日経BPは、デジタル部門や編集職、営業職・販売職でキャリア採用を実施しています。デジタル部門では、データ活用、Webシステムの開発・運用、決済システムのエンジニアを募集中。詳細は下のリンクからご覧下さい。