米Cadence Design Systems, Inc.は,半導体理工学研究センター(STARC)がCadenceのEDAツールをベースにして構築した設計フロー「STARCAD-21 Cadence Flow Version 2.0」において,消費電力を50%削減したと発表した。
この記事は会員登録で続きをご覧いただけます
-
会員の方はこちら
ログイン -
登録するとマイページが使えます
今すぐ会員登録(無料)
日経クロステック登録会員になると…
・新着が分かるメールマガジンが届く
・キーワード登録、連載フォローが便利
さらに、有料会員に申し込むとすべての記事が読み放題に!
【春割実施中】日経電子版セットで2カ月無料