PR

 米Cadence Design Systems, Inc.は,DSP設計システム「Cierto signal processing worksystem (SPW)」をバージョン・アップしたと発表した(リリース文)。今回のバージョン・アップの主な内容は以下の通り。まず,同社の論理シミュレータ「Affirma NC HDL simulator」との統合を密にした。次はW-CDMA用向けのモデルの追加である。具体的には,W-CDMAのベースバンド処理と物理レイヤのモデルを用意した。また,コンパイルと実行速度を最大で5倍に上げた。Cierto SPWは,米Sun Microsystems, Inc.と米Hewlett-Packard Co.のUNIXワークステーション上で使える。即日出荷。